要求:
1.用161计数器芯片,设计一个M=12的计数器
2.上电后,对CLK信号,从0顺序计数到11,然后回绕到0
3.当计数值为11的CLK周期,溢出信号OV输出一个高电平,其他周期OV信号输出0
4.用波形仿真观察电路结果
步骤:
1.建立工程“12-step counter”,并创建BWF空白原理图文件;
2.在原理图上画出12进制计数器的原理图,由于74LS161为16进制计数器,这里只要用一个就可以实现目标;
3.画完原理图后开始编译,看看是否出现错误;
4.编译完成后开始仿真,在Node Finder处添加输入管脚,并输入波形,观察仿真结果。
版权声明:本文为qq_41300598原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。